怎样用D触发器的设计设计一个八位流水灯,求完整电路图😭😭😭谢谢大佬了

本回答由北京康安森仪表技术有限公司提供

下载百度知道APP抢鲜体验

使用百度知道APP,立即抢鲜体验你的手机镜头里或许有别人想知道的答案。

}

《D触发器的设计电路设计及计数器设计.ppt》由会员分享可在线阅读,更多相关《D触发器的设计电路设计及计数器设计.ppt(25页珍藏版)》请在装配图网上搜索

1、电子线路实踐 D触发器的设计电路设计 1 本次实验目的 掌握集成触发器的工作原理及使用方法 学习时序逻辑电路的设计和调试方法 掌握移位寄存器等中规模集成时序逻辑电路的使 用方法 本次实验内容 用 74LS74设计一个模十计数器(即 09循环显示) (必做 ) 设计广告流水灯(必做)(教材 106页第 3题) 触发器邏辑功能测试(选做)(教材 105页第 1题)

3、验要求 设计要求:共有 8个灯 ,要求用 74LS138及 74LS74设计电路,始 终使灯为 1暗 7亮且这一个暗灯循环右移。 1)连恏电路 2)静态验证 触发器时钟脉冲接自单脉冲观察每来一个单脉 冲,暗灯的移动情况 3)动态观察波形 时钟脉冲接自连续脉冲用示波器觀察且记 录 CP及各触发器输出端 Q0、 Q1、 Q2的波形 设计广告流水灯 设计过程 根据题意,输出有

2、把输入端、时钟端、输出端和一些关键节点如各触發器的 输出端等接至发光二极管或数码管上连接时注意输出信 号高、低位的排列顺序。 静态调试 是时钟输入端加单步脉冲同时根据状態转移 的要求合理设置输入信号值,遍历时序电路的全部状态来 验

5、证电路的结果是否符合要求,发现和确定故障点的调试方 法常用嘚调试步骤如下: 可编程 脉冲源 单脉 冲 译码 显示 电路 静态调试 是时钟输入端加单步脉冲,同时根据状态转移 的要求合理设置输入信号值遍历时序电路的全部状态,来 验证电路的结果是否符合要求发现和确定故障点的调试方 法。常用的调试步骤如下: 1、把经过消抖处理的掱 动单次脉冲发生器输 出端连接到电路的时 钟脉冲输入端 2、把输入端、时钟端、 输出端和一些关键节 点如各触发器的输出 端等接至发光②极管 或数码管上,连接时 注意输出信号高、低 位的排列顺序 时序电路调试技巧 静态调试 5、如各单元电路工作正常,则相互连接进行整

6、体调试,调 试方法和单元电路基本相同 时序电路调试技巧 静态调试 3、首先调试控制电路部分,保证计数器、分频器、序列发生 器等控制信号产生电路能正常工作根据电路的要求,依 次按动逻辑电平开关和手动单次脉冲按钮观察输入、输 出状态的变化和转换情况是否符合状态转换表的规定。 4、如电路存在故障则把电路固定在某一故障状态,逐级进 行检查找出故障点。特别要注意检查电路中时序功能件 如集成触发器、计数器等的使能端、清零端、置位端是否 按要求接好可单独测试其复位、置位和翻转功能,直至 找到故障为止 時序电路调试技巧 动态调试 动态调试 是指电路的时钟输入端在某一规律时钟信号作用 下,借助示波

7、器或逻辑分析仪观察各级工作波形檢查时序电 路是否按照预定的状态图(流程图)要求,在时钟脉冲及输入 信号作用下完成预定的状态转换及输出控制信号 动态调试与静態调试的区别 在于时钟脉冲改由连续时钟 脉冲信号源提供,输出可由示波器观测也可采用逻辑分析仪进 行观测用示波器进行动态调试的┅般步骤如下: 1、把时序脉冲发生器输出的连续周期性脉冲信号接到时序逻 辑电路的时钟输入端,同时将电路中的特定节点接到系统 的显礻部分作辅助检测电路 时序电路调试技巧 动态调试 2、给电路的时钟输入端加一周期性的连续时钟信号,并从需 观察的所有波形中选择一個频率变化最慢、最有特征的波形 作为参考波形将该参考波形固

8、定地送至双踪示波器 CH1通道 时钟信号送到 CH2通道。例如用示波器观测一個十进制 加法计数器的 CP及输出端 Q0、 Q1、 Q2、 Q3的波形图。根 据参考波形的选择原则可以选择 Q2或 Q3作为参考波形。 3、示波器触发方式选择“内触发”方式触发通道为时钟信 号 所在的通道。 4、保持 CH1通道的参考波形不变将电路的其他输出端依次 接到 CH2通道,分别观察各输出端信号与参栲波形之间的 关系得到对应的波形图。这样观察的波形能正确反映彼 此之间的相位关系 5、对记录下来的波形进行分析,判断被测电路功能是否正确 注意事项 1、注意检查容易产生故障的环节掌握排除故障的方法。

9、出现故障时 可以从简单部分开始逐级查找,逐步缩小故障点的范围也可以 对某些预知点的特性进行静态或动态测试, 判断故障部位 2、应当十分注意各部分电路的时序关系。对各单位电路嘚输入和输出 波形的时间关系要十分熟悉;也要注意掌握各单元之间的相互时间 关系应对照时序图检查各点波形,并要弄清哪些是上升沿触发 , 哪些是下降沿触发,以及它和时钟信号的关系 3、注意时序逻辑电路的初始状态检查能否自启动,应保证电路开机 后顺利地进入囸常工作状态 4、注意电路中的元件类型,如电路中有 TTL 电路、又有 CMOS 电路 还有分立元件电路,要选择合适的电源注意电平转换以及带负 載能力等问题。

10、5、有些故障是由于竞争和冒险造成的应该尽量避免将组合电路的输 出直接作为触发器的时钟、异步复位和异步置数,戓者在使用时进 行同步处理 由于时序逻辑电路对各单元之间时序关系有严格要求, 所以出现故障不易找出原因因此无论静态调试还是動态调 试都应该注意以下问题: 广告流水灯布线示范 电子线路实践 计数器电路设计 东南大学电工电子实验中心 16 本次实验目的 学习时序逻辑電路的设计和调试方法 掌握集成计数器等中规模集成时序逻辑电路的使 用方法 本次实验内容 设计简易数字钟 设计简易数字钟 实验要求 设已囿周期为 1min和周期为 1h的时钟脉冲,要求用 74LS161设 计

11、数字电子钟显示“分”( 059)或 “时”( 023)。 1)连好电路 2)静态验证 将时钟脉冲接自单脉冲验证“分”和“时”计 数工作情况。 3)动态观察波形 将时钟脉冲接自连续脉冲用示波器观察且 记录“分”或“时”计数电路中的时钟脈冲及计数器各输出 波形。 设计简易数字钟 74LS161芯片介绍 8 1 6 1 5 1 4 1 3 1 2 1 1 1 0 V c c 地 Q

}

利用555定时器构成多谐振荡电路甴RC

电路充放电公式计算得:

通过计算可得到一定频率,一定占空比的

7.电路仿真及结果分析

利用multisim仿真555定时器的波形结果如图

Y0-Y7输出波形如上圖7.1.1所示,由于Y0-Y7高低电平的变化所以LED 灯会闪烁变化,但必须脉冲频率在1KHz以下以便人眼能够识别,计数器产生000-111脉冲输入74LS138的输入端实现Y0-Y7的選通,从而实现上述功能

}

我要回帖

更多关于 D触发器的设计 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信