331三极管是3.3v吗

如图所示原始FPGA信号,单独加到彡极管基极时未失真;当对三极管供电发射机与GND连接后,波形失真如图中第二个波形所示反相后信号如图中第三个波形,脉冲宽度变寬了是延时了么... 如图所示,原始FPGA信号单独加到三极管基极时未失真;
当对三极管供电,发射机与GND连接后波形失真如图中第二个波形所示,反相后信号如图中第三个波形脉冲宽度变宽了,是延时了么

    三极管直接和管脚相接,会被钳位在0.7V应该加限流电阻。

    C1可能在后沿提供电流致使延迟。

    你对这个回答的评价是

}

拍照搜题秒出答案,一键查看所有搜题记录

拍照搜题秒出答案,一键查看所有搜题记录

}

  如上图左端接3.3VCMOS电平,可以昰STM32、FPGA等的IO口右端输出为5V电平,实现3.3V到5V电平的转换

  现在来分析下各个电阻的作用(抓住的核心思路是的Vbe导通时为恒定值0.7V左右):

  假設没有R87,则当US_CH0的高电平直接加在三极管的BE上>0.7V的电压要到哪里去呢?

  假设没有R91,当US_CH0电平状态不确定时默认是要Trig输出高电平还是低电平呢?因此R91起到固定电平的作用。同时如果无R91,则只要输入>0.7V就导通三极管门槛电压太低了,R91有提升门槛电压的作用(可参见第二小节关于蜂鳴器的分析)

  但是,加了R91又要注意了:R91如果太小基极电压近似

  假设没有R83,当输入US_CH0为高电平(三极管导通时)D5V0(5V高电平)直接加在三极管的CE级,而三极管的CE三极管很容易就损坏了。

  再进一步分析其工作机理:

  当输入为高电平三极管导通,输出钳制在三极管的Vce对电路测试结果仅0.1V

  当输入为低电平,三极管不导通输出相当于对下一级电路的输入使用10K电阻进行上拉,实际测试结果为5.0V(空载)

  對于大电流的负载上面电路的特性将表现的不那么好,因此这里一直强调——该电路仅适用于10几mA到几十mA的负载的电平转换

}

我要回帖

更多关于 9013参数 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信