A6064348895csng7dn5引脚功能能

扫扫二维码,随身浏览文档
手机或平板扫扫即可继续访问
LA76930引脚功能
举报该文档为侵权文档。
举报该文档含有违规或不良信息。
反馈该文档无法正常浏览。
举报该文档为重复文档。
推荐理由:
将文档分享至:
分享完整地址
文档地址:
粘贴到BBS或博客
flash地址:
支持嵌入FLASH地址的网站使用
html代码:
&embed src='/DocinViewer-4.swf' width='100%' height='600' type=application/x-shockwave-flash ALLOWFULLSCREEN='true' ALLOWSCRIPTACCESS='always'&&/embed&
450px*300px480px*400px650px*490px
支持嵌入HTML代码的网站使用
您的内容已经提交成功
您所提交的内容需要审核后才能发布,请您等待!
3秒自动关闭窗口共找到 1063 个相关产品
报价:0.1元/件
报价:1.00元
累计询盘:52次
报价:0.10元
累计询盘:1次
报价:2.00元
报价:2.00元
报价:200元/套
报价:1.00元
累计询盘:1次
报价:0.10元
报价:0.20元
报价:0.10元
累计询盘:1次
报价:48.00元
报价:10.00元
报价:48.00元
报价:0.04元
报价:0.13元
报价:0.10元
报价:0.05元
报价:0.20元
累计询盘:46次
本页是马可波罗为您提供的引脚功能最新产品供应商、制造商,囊括了引脚功能产品的参数、型号、图片、价格等信息,是引脚功能产品的权威数据库。我们会尽全力为您提供准确、全面的信息!
您还可以找
按排行字母分类:0565R 引脚功能
0565R 引脚功能
8051 基本资料如下:□8051 主要特性□8051 引脚说明□8051 中断服务常式的进入点□8051 特殊目的寄存器□8051 内部控制寄存器
at89c51 为 ATMEL 所生产的可电气烧录清洗的 8051 相容单芯片,其内部程序代码容量为4KB
8051主要功能列举如下:□ 为一般控制应用的 8 位单芯片□ 晶片内部具时钟振荡器(传统最高工作频率可至 12MHz)□ 内部程式存储器(ROM)为 4KB□ 内部数据存储器(RAM)为 128B□ 外部程序存储器可扩充至 64KB□ 外部数据存储器可扩充至 64KB□ 32 条双向输入输出线,且每条均可以单独做 I/O 的控制□ 5 个中断向量源□ 2 组独立的 16 位定时器□ 1 个全多工串行通信端口□ 8751 及 8752 单芯片具有数据保密的功能□ 单芯片提供位逻辑运算指令□VCC8051 电源正端输入,接+5V。□VSS电源地端。□XTAL1单芯片系统时钟的反相放大器输入端。□XTAL2系统时钟的反相放大器输出端,一般在设计上只要在 XTAL1 和 XTAL2 上接上一只石英振荡晶体系统就可以动作了,此外可以在两引脚与地之间加入一 20PF 的小电容,可以使系统更稳定,避免噪声干扰而死机。□RESET8051的重置引脚,高电平动作,当要对晶片重置时,只要对此引脚电平提升至高电平并保持两个机器周期以上的时间,8051便能完成系统重置的各项动作,使得内部特殊功能寄存器之内容均被设成已知状态,并且至地址0000H处开始读入程序代码而执行程序。□EA/Vpp"EA"为英文"External Access"的缩写,表示存取外部程序代码之意,低电平动作,也就是说当此引脚接低电平后,系统会取用外部的程序代码(存于外部EPROM中)来执行程序。因此在中,EA引脚必须接低电平,因为其内部无程序存储器空间。如果是使用 8751 内部程序空间时,此引脚要接成高电平。此外,在将程序代码烧录至8751内部EPROM时,可以利用此引脚来输入21V的烧录高压(Vpp)。□ALE/PROGALE是英文"Address Latch Enable"的缩写,表示地址锁存器启用信号。8051可以利用这支引脚来触发外部的8位锁存器(如74LS373),将端口0的地址总线(A0~A7)锁进锁存器中,因为8051是以多工的方式送出地址及数据。平时在程序执行时ALE引脚的输出频率约是系统工作频率的1/6,因此可以用来驱动其他周边晶片的时基输入。此外在烧录8751程序代码时,此引脚会被当成程序规划的特殊功能来使用。□PSEN此为"Program Store Enable"的缩写,其意为程序储存启用,当8051被设成为读取外部程序代码工作模式时(EA=0),会送出此信号以便取得程序代码,通常这支脚是接到EPROM的OE脚。8051可以利用PSEN及RD引脚分别启用存在外部的RAM与EPROM,使得数据存储器与程序存储器可以合并在一起而共用64K的定址范围。□PORT0(P0.0~P0.7)端口0是一个8位宽的开路汲极(Open Drain)双向输出入端口,共有8个位,P0.0表示位0,P0.1表示位1,依此类推。其他三个I/O端口(P1、P2、P3)则不具有此电路组态,而是内部有一提升电路,P0在当做I/O用时可以推动8个LS的TTL负载。如果当EA引脚为低电平时(即取用外部程序代码或数据存储器),P0就以多工方式提供地址总线(A0~A7)及数据总线(D0~D7)。设计者必须外加一锁存器将端口0送出的地址栓锁住成为A0~A7,再配合端口2所送出的A8~A15合成一完整的16位地址总线,而定址到64K的外部存储器空间。□PORT2(P2.0~P2.7)端口2是具有内部提升电路的双向I/O端口,每一个引脚可以推动4个LS的TTL负载,若将端口2的输出设为高电平时,此端口便能当成输入端口来使用。P2除了当做一般I/O端口使用外,若是在8051扩充外接程序存储器或数据存储器时,也提供地址总线的高字节A8~A15,这个时候P2便不能当做I/O来使用了。□PORT1(P1.0~P1.7)端口1也是具有内部提升电路的双向I/O端口,其输出缓冲器可以推动4个LS TTL负载,同样地若将端口1的输
相关知识等待您来回答
电脑常识领域专家引脚的功能_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
评价文档:
喜欢此文档的还喜欢
引脚的功能
阅读已结束,如果下载本文需要使用
想免费下载本文?
把文档贴到Blog、BBS或个人站等:
普通尺寸(450*500pix)
较大尺寸(630*500pix)
你可能喜欢访&问&输入&P67&ANI0&至&ANI7&输入&..
扫扫二维码,随身浏览文档
手机或平板扫扫即可继续访问
举报该文档为侵权文档。
举报该文档含有违规或不良信息。
反馈该文档无法正常浏览。
举报该文档为重复文档。
推荐理由:
将文档分享至:
分享完整地址
文档地址:
粘贴到BBS或博客
flash地址:
支持嵌入FLASH地址的网站使用
html代码:
&embed src='/DocinViewer-.swf' width='100%' height='600' type=application/x-shockwave-flash ALLOWFULLSCREEN='true' ALLOWSCRIPTACCESS='always'&&/embed&
450px*300px480px*400px650px*490px
支持嵌入HTML代码的网站使用
您的内容已经提交成功
您所提交的内容需要审核后才能发布,请您等待!
3秒自动关闭窗口}

我要回帖

更多关于 74ls373引脚图及功能 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信