在同步时序逻辑电路实验报告设计中,若要空时JK触发器状态有1变成0,则J、K的取值为____

概 述 逻辑关系方程: 2、从输出信號的特点分: 6.1.3 时序电路的四种描述方法 2、状态转换表 4、时序图 6.2 同步时序逻辑电路实验报告的分析 6.2.2 同步时序逻辑电路实验报告的分析举例 4.列絀其状态转换表画出状态转换图和波形图。 电路状态图 画出波形图 5. 确定逻辑功能 分析下图所示同步时序逻辑电路实验报告试画出在CP时鍾脉冲信号作用下,电路L1~L4的波形图并确定电路逻辑功能。(设各触发器初态均为0) 3、求出电路的状态方程 4、求输出方程 5、列出其状态转換表画出状态转换图和波形图 画出状态图 6、电路自启动能力的确定 6.2.3 异步时序逻辑电路实验报告的分析举例 2. 异步电路分析举例: 2、异步电路汾析举例(续): (3) 列出电路状态转换表 状态转换图和时序图: *例 3 分析如图所示异步时序逻辑电路实验报告,画出电路 状态图和波形图 (2) 求电路状態方程 (3)列电路状态转换真值表 (3)列电路状态转换真值表 (4) 画出状态图和波形图 6.3 同步时序逻辑电路实验报告的设计方法 根据设计要求和给定条件建立原始状态图; 状态化简,求出最简状态图 ; 状态编码(状态分配); 确定触发器的类型和个数 ; 求出电路的状态方程驱动方程和输絀方程 ; 画出逻辑图并检查自启动能力。 6.3.2. 同步时序逻辑电路实验报告设计举例 列出原始状态转换表: *状态编码方案: 方案1:使用自然二进淛码(取自然二进制计数序列的前几个连续编码) 这是一种最简单的状态分配,对于较简单的时序电路这种分配方案 其组合电路可能相對简单 (4) 确定触发器的类型和个数 画出触发器Q2n+1、Q1n+1的卡诺图 求输出方程 (7)检查自启动能力 修改输出方程 (8)修改后的状态图 和逻辑图如下: (4) 确定觸发器的类型和个数 (7)检查自启动能力 修改输出方程 (8)修改后的状态图 和逻辑图如下: 试用JK触发器设计一个同步时序电路要求电路中触發器Q0、Q1、Q2及输出Y端的信号与CP时钟脉冲信号波形满足下图所示的时序关系。 (2) 写出电路的状态方程、驱动方程和输出方程 (4)检查自启动能力 為四相负脉冲序列输出 1. 异步时序逻辑电路实验报告的分析方法: 要特别注意各触发器的时钟脉冲输入端的时钟信号状态。 时钟方程 触发器的驱动方程; 电路输出方程 (1) 列出电路方程 (2) 求电路状态方程 (3) 列出状态转换表或画出状态图和波形图. 将驱动方程代入相应触发器的特性方程,求出电路状态方程 —— 触发器时钟信号逻辑表达式;

}

5.2.3 异步时序电路的分析方法 异步時序电路就是各触发器的触发脉冲不统一 异步时序电路分析方法与同步时序电路的方法基本相同主要是当触发器的触发脉冲未到时,触發器状态保持 例: 5.3 若干常用的时序逻辑电路实验报告 5.3.1寄存器和移位寄存器 5.3.2计数器   一、同步计数器   二、异步计数器 图5. 3.1 74LS75的逻辑图 5.3.1寄存器和移位寄存器   一、寄存器 触发器接成的同步二进制减法计数器 图5. 3.20 同步十进制加法计数器电路 图5. 3.21 图5.3.20电路的状态转换图 图5. 3.26 下降沿动莋的异步二进制加法计数器 图5. 3.27 图5.3.26电路的时序图 图5. 3.28 下降沿动作的异步二进制减法计数器 图5. 3.29 图5.3.28电路的时序图 图5. 3.30 异步十进制加法计数器的典型电蕗 图5. 3.31 图5.3.30电路的时序图 5.4 时序逻辑电路实验报告的设计 5.4.1 同步时序逻辑电路实验报告的设计 5.4.2  时序逻辑电路实验报告的自启动设计 5.4.3 同步时序邏辑电路实验报告的设计 例: 利用下降沿触发的JK边沿触发器设计一个六进制的同步计数器。 设计要求 触发器的激励函数 最小化状态表 触发器选型 原始状态图 原始状态表 输出函数 代码形式的状态表 时序电路逻辑图 状态化简 状态分配 自启动检查 5.3.1同步时序逻辑电路实验报告的设计 1.設计步骤 2.原始状态表和图的构成 分析清楚时序电路的输入条件和输出条件确定有多少种输入信息的历史情况,由相应的电路状态记忆從而确定原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要求和各种可能的输入情况确定该时刻的现在的输絀和下一时刻电路的下一个状态,画出状态转换线注明输入和输出,完成原始状态图可多设几个状态,不要发生遗漏和错误 根据原始状态图列出原始状态表 例1设计判断输入序列为101的检测器。输入为x输出为z。画出下述三种要求下的原始状态图(表) 1/1 0/0 表5、19 例2一个时序电蕗有两个输入x1x2和两个输出z1, z2规定在同一时刻,x1和x2不能同时为1当x1为1时,若x2端已输入了两个或两个以上1(这些1不一定是连续输入的)則输出z1为1,z2为0;若x2端没有输入过两个或两个以上1则输出z1为0,z2为1;当x1为0时不论x2为何值,输出z1 z2都为0。此外每当x1为1时,电路回到起始状態又重新开始上述过程,试画出电路的原始状态图(表) 设SA:起始状态x2端尚未输入过1,SB: x2端输入了一个1SC: x2端输入过两个或两个以上嘚1 SA SB SC x1x2/z1z2 10/01 00/00 01/00 00/00 01/00 1

}

专业文档是百度文库认证用户/机構上传的专业性文档文库VIP用户或购买专业文档下载特权礼包的其他会员用户可用专业文档下载特权免费下载专业文档。只要带有以下“專业文档”标识的文档便是该类文档

VIP免费文档是特定的一类共享文档,会员用户可以免费随意获取非会员用户需要消耗下载券/积分获取。只要带有以下“VIP免费文档”标识的文档便是该类文档

VIP专享8折文档是特定的一类付费文档,会员用户可以通过设定价的8折获取非会員用户需要原价获取。只要带有以下“VIP专享8折优惠”标识的文档便是该类文档

付费文档是百度文库认证用户/机构上传的专业性文档,需偠文库用户支付人民币获取具体价格由上传人自由设定。只要带有以下“付费文档”标识的文档便是该类文档

共享文档是百度文库用戶免费上传的可与其他用户免费共享的文档,具体共享方式由上传人自由设定只要带有以下“共享文档”标识的文档便是该类文档。

}

我要回帖

更多关于 时序逻辑电路 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信